intel-FPGA-Download-Cable-II-Plug-Connection-LOGO

intel FPGA Ներբեռնել Cable II Plug Connection

intel-FPGA-Download-Cable-II-Plug-Connection-PRODUCT

Intel® FPGA Ներբեռնման մալուխ II-ի կարգավորում

ՈւշադրությունՆերբեռնման մալուխի անունը փոխվել է Intel® FPGA Ներբեռնման մալուխ II: Ոմանք file անունները դեռ կարող են վերաբերել USB-Blaster II-ին:

ՈւշադրությունԵթե ​​այլ բան նշված չէ, «մալուխ» կամ «ներբեռնման մալուխ» տերմինների ցանկացած օգտագործում մասնավորապես վերաբերում է Intel FPGA Ներբեռնման մալուխ II-ին:
Intel FPGA Download Cable II-ը միացնում է USB պորտը հյուրընկալող համակարգչի վրա Intel FPGA-ին, որը տեղադրված է տպագիր տպատախտակի վրա: Intel FPGA Download Cable II-ը տվյալներ է ուղարկում հյուրընկալող համակարգչից դեպի ստանդարտ 10-փին վերնագիր, որը միացված է FPGA-ին: Դուք կարող եք օգտագործել Intel FPGA Download Cable II-ը հետևյալի համար.

  • Նախատիպավորման ընթացքում համակարգում ներբեռնեք կոնֆիգուրացիայի տվյալները
  • Ծրագրի տվյալները համակարգում արտադրության ընթացքում
  • Ընդլայնված գաղտնագրման ստանդարտ (AES) բանալի և ապահովիչների ծրագրավորում

Աջակցվող սարքեր և համակարգեր 
Դուք կարող եք օգտագործել Intel FPGA Download Cable II-ը՝ կազմաձևման տվյալները հետևյալ սարքերում ներբեռնելու համար.

  • Intel Stratix® շարքի FPGA-ներ
  • Intel Cyclone® շարքի FPGA-ներ
  • Intel MAX® շարքի CPLD-ներ
  • Intel Arria® շարքի FPGA-ներ

Դուք կարող եք իրականացնել հետևյալ սարքերի ներհամակարգային ծրագրավորումը.

  • EPC4, EPC8 և EPC16 ընդլայնված կազմաձևման սարքեր
  • EPCS1, EPCS4, EPCS16, EPCS64 և EPCS/Q128, EPCQ256, EPCQ-L և EPCQ512 սերիական կազմաձևման սարքեր

Intel FPGA Download Cable II-ն աջակցում է թիրախային համակարգերին՝ օգտագործելով հետևյալը.

  • 5.0-V TTL, 3.3-V LVTTL/LVCMOS
  • Միակողմանի I/O ստանդարտներ 1.5 Վ-ից մինչև 3.3 Վ

Էլեկտրաէներգիայի աղբյուրի պահանջները 

  • 5.0 Վ Intel FPGA Ներբեռնման մալուխ II-ից
  • Թիրախային տպատախտակից 1.5 Վ-ից 5.0 Վ-ի միջև

Ծրագրային ապահովման պահանջներ և աջակցություն 

  • Windows 7/8/10 (32 բիթ և 64 բիթ)
  • Windows XP (32-բիթանոց և 64-բիթանոց)
  • Windows Server 2008 R2 (64-bit)
  • Linux հարթակներ, ինչպիսիք են Red Hat Enterprise 5-ը

Նշում.  
Ձեր սարքը կարգավորելու համար օգտագործեք Intel Quartus® Prime ծրագրաշարի 14.0 կամ ավելի նոր տարբերակը: Intel Quartus Prime 13.1 տարբերակը աջակցում է Intel FPGA Download Cable II-ի հնարավորությունների մեծ մասը: Եթե ​​օգտվում եք այս տարբերակից, տեղադրեք ամենավերջին պատչը՝ ամբողջական համատեղելիության համար: Intel FPGA Download Cable II-ը նաև աջակցում է հետևյալ գործիքներին.

  • Intel Quartus Prime ծրագրավորող (և առանձին տարբերակ)
  • Intel Quartus Prime Signal Tap II տրամաբանական անալիզատոր (և առանձին տարբերակ)
  • JTAG և վրիպազերծման գործիքներ, որոնք աջակցում են JTAG Սերվեր. Նախampլե:
    • Համակարգի վահանակ
    • Nios® II կարգաբերիչ
    • Arm* DS-5 կարգաբերիչ

Intel FPGA Download Cable II-ի տեղադրում կոնֆիգուրացիայի կամ ծրագրավորման համար 

  1. Անջատեք հոսանքի մալուխը տպատախտակից:
  2. Միացրեք Intel FPGA Download Cable II-ը ձեր համակարգչի USB պորտին և ներբեռնման մալուխի միացքին:
  3. Միացրեք Intel FPGA Download Cable II-ը սարքի տախտակի վրա գտնվող 10-փին վերնագրին:
  4. Կրկին միացրեք հոսանքի մալուխը, որպեսզի նորից հոսանք կիրառեք տպատախտակին:

Intel FPGA Ներբեռնման մալուխ II 

intel-FPGA-Download-Cable-II-Plug-Connection-1

Նշում.  
Խրոցի և վերնագրի չափսերի, փինների անունների և աշխատանքային պայմանների համար տե՛ս Intel FPGA Ներբեռնման մալուխի II-ի տեխնիկական բնութագրեր գլուխը:

Առնչվող տեղեկատվություն
Intel FPGA Ներբեռնման Cable II-ի բնութագրերը 8-րդ էջում

Windows 7/8/10 համակարգերում Intel FPGA Download Cable II վարորդի տեղադրում 
Ներբեռնման մալուխի դրայվերները տեղադրելու համար դուք պետք է ունենաք համակարգի կառավարման (ադմինիստրատորի) արտոնություններ: Ներբեռնման մալուխի դրայվերները ներառված են Intel Quartus Prime ծրագրային ապահովման տեղադրման մեջ: Նախքան տեղադրումը սկսելը, ստուգեք, որ ներբեռնման մալուխի դրայվերը գտնվում է ձեր գրացուցակում՝ \ \drivers\usb-blaster-ii.

  1. Ներբեռնման մալուխը միացրեք ձեր համակարգչի USB պորտին: Երբ առաջին անգամ միացված է ցանցին, հայտնվում է հաղորդագրություն այն մասին, որ Սարքի վարորդի ծրագիրը հաջողությամբ չի տեղադրվել:
  2.  Windows Device Manager-ից գտնեք Այլ սարքեր և աջ սեղմեք վերևի USB-BlasterII-ի վրա: intel-FPGA-Download-Cable-II-Plug-Connection-2
    Դուք պետք է տեղադրեք վարորդներ յուրաքանչյուր ինտերֆեյսի համար. մեկը J-ի համարTAG ինտերֆեյս և մեկը System Console ինտերֆեյսի համար:
  3. Աջ սեղմման ընտրացանկում կտտացրեք «Թարմացնել վարորդի ծրագրակազմը»: Վարորդի ծրագրակազմի թարմացում – USB BlasterII երկխոսությունը հայտնվում է: 1. Intel® FPGA Ներբեռնման մալուխի կարգավորում II 683719 | 2019.10.23 Ուղարկել
  4. Շարունակելու համար սեղմեք Թերթիր իմ համակարգիչը, որպեսզի վարորդի ծրագրակազմը շարունակվի:
  5. Սեղմեք Թերթել… և դիտեք վարորդի գտնվելու վայրը ձեր համակարգում՝ \ \drivers\usb-blaster-ii. Սեղմեք OK:
  6. Վարորդը տեղադրելու համար սեղմեք Next:
  7. Սեղմեք Տեղադրել, երբ հարցնում են, թե արդյոք ցանկանում եք տեղադրել: Այժմ դուք պետք է ունենաք JTAG մալուխը ցուցադրվում է Device Manager-ում:  intel-FPGA-Download-Cable-II-Plug-Connection-3
  8. Այժմ տեղադրեք վարորդը մյուս ինտերֆեյսի համար: Վերադարձեք 2-րդ քայլին և կրկնեք գործընթացը մյուս ներբեռնման մալուխային սարքերի համար։ Երբ ավարտեք, դուք կունենաք ավելացված USB-Blaster II (JTAG ինտերֆեյս) ՋTAG մալուխներ.

Intel FPGA Download Cable II վարորդի տեղադրում Linux համակարգերում
Linux-ի համար ներբեռնման մալուխը աջակցում է Red Hat Enterprise 5, 6 և 7: Մալուխ մուտք գործելու համար Intel Quartus Prime ծրագիրը օգտագործում է ներկառուցված Red Hat USB դրայվերները՝ USB-ը: file համակարգ (usbfs): Լռելյայնորեն, root-ը միակ օգտվողն է, որը թույլատրվում է օգտագործել usbfs: Դուք պետք է ունենաք համակարգի կառավարման (արմատային) արտոնություններ՝ Intel FPGA Download Cable II-ի դրայվերները կարգավորելու համար:

  1. Ստեղծել ա file անունով /etc/udev/rules.d/51-usbblaster.rules և դրան ավելացրեք հետևյալ տողերը. (Կանոնները file կարող է արդեն գոյություն ունենալ, եթե դուք տեղադրել եք ավելի վաղ տարբերակը:)
    1. Red Hat Enterprise 5 և ավելի բարձր Intel FPGA Ներբեռնեք Cable II
      Ենթահամակարգեր==”USB”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6010″, MODE=”0666″
      Ենթահամակարգեր==”USB”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6810″, MODE=”0666″
      ԶգուշությունՍրա մեջ պետք է լինի ընդամենը երեք տող fileՄեկը սկսվում է մեկնաբանությամբ, իսկ երկուսը՝ BUS-ով: Մի ավելացրեք լրացուցիչ տողերի ընդմիջումներ .կանոններին file.
  2. Ավարտեք ձեր տեղադրումը` կարգավորելով ծրագրավորման սարքավորումը Intel Quartus Prime ծրագրաշարում: Գնացեք «Intel FPGA Ներբեռնման մալուխի II սարքաշարի կարգավորում Intel Quartus Prime Software-ով» բաժինը:

Ներբեռնման մալուխի վարորդի տեղադրման մասին լրացուցիչ տեղեկությունների համար տե՛ս «Մալուխի և ադապտերների վարորդների մասին» էջը:
Առնչվող տեղեկատվություն

  • Intel Quartus Prime Software-ի միջոցով Intel FPGA Ներբեռնման մալուխ II սարքաշարի կարգավորում էջ 7
  • Մալուխի և ադապտերների վարորդների մասին տեղեկատվություն

Windows XP համակարգերում Intel FPGA Download Cable II վարորդի տեղադրում
Ներբեռնման մալուխի դրայվերը տեղադրելու համար դուք պետք է ունենաք համակարգի վարչարարության (ադմինիստրատորի) արտոնություններ: Ներբեռնման մալուխի դրայվերները ներառված են Intel Quartus Prime ծրագրային ապահովման տեղադրման մեջ: Նախքան տեղադրումը սկսելը, ստուգեք, որ ներբեռնման մալուխի դրայվերը գտնվում է ձեր գրացուցակում՝ \ \drivers\usb-blasterii.

Intel FPGA Ներբեռնման Cable II սարքաշարի կարգավորում Intel Quartus Prime ծրագրաշարով 

  1. Գործարկեք Intel Quartus Prime ծրագրակազմը:
  2. Գործիքներ ընտրացանկից սեղմեք Ծրագրավորող:
  3. Սեղմեք Hardware Setup:
  4. Կտտացրեք «Սարքավորումների կարգավորումներ» ներդիրին:
  5. Ընթացիկ ընտրված սարքաշարի ցանկից ընտրեք Intel FPGA Ներբեռնման մալուխ II:
  6. Սեղմեք Փակել:
  7. Ռեժիմների ցանկում ընտրեք համապատասխան ծրագրավորման ռեժիմ: Ստորև բերված աղյուսակը նկարագրում է յուրաքանչյուր ռեժիմ:

Ծրագրավորման ռեժիմներ 

Ռեժիմ Ռեժիմի նկարագրություն
Համատեղ փորձնական գործողությունների խումբ (JTAG) Ծրագրավորում կամ կարգավորում է բոլոր սարքերը, որոնք աջակցվում են Quartus Prime ծրագրաշարի միջոցով JTAG ծրագրավորում։
In-Socket ծրագրավորում Չի աջակցվում Intel FPGA Download Cable II-ի կողմից:
Պասիվ սերիալային ծրագրավորում Կարգավորում է բոլոր սարքերը, որոնք աջակցվում են Quartus Prime ծրագրաշարով, բացառությամբ ընդլայնված կազմաձևման սարքերի (EPC) և սերիական կազմաձևման սարքերի (EPCS/Q):
Ակտիվ սերիալային ծրագրավորում Ծրագրավորում է մեկ EPCS1, EPCS4, EPCS16, EPCS64, EPCS/ Q128, EPCQ256, EPCQ-L և EPCQ512 սարք:

Quartus Prime Programmer-ն օգտագործելու վերաբերյալ մանրամասն օգնության համար տե՛ս Intel Quartus Prime Pro Edition-ի Օգտագործման ուղեցույց. Ծրագրավորող կամ Intel Quartus Prime Standard Edition Օգտագործողի ուղեցույց. Ծրագրավորող:

Առնչվող տեղեկատվություն

  • Intel Quartus Prime Pro Edition Օգտագործողի ուղեցույց. Ծրագրավորող
  • Intel Quartus Prime Standard Edition Օգտագործողի ուղեցույց. Ծրագրավորող

Intel FPGA Ներբեռնման մալուխ II-ի բնութագրերը

Հատtagե Պահանջներ
Intel FPGA Download Cable II VCC(TRGT) փին պետք է միացված լինի որոշակի ծավալիtage ծրագրավորվող սարքի համար: Միացրեք ձգվող ռեզիստորները նույն սնուցման աղբյուրին, ինչ Intel FPGA Ներբեռնման մալուխը II. VCC(TRGT):

Intel FPGA Ներբեռնել Cable II VCC(TRGT) Pin Voltagե Պահանջներ 

Սարքի ընտանիք Intel FPGA Ներբեռնել Cable II VCC Voltagե պարտադիր է
Arria GX Ինչպես նշել է ՎCCSEL
Arria II GX Ինչպես նշել է ՎCCPD կամ ՎCCIO 8C բանկի
Արրիա Վ Ինչպես նշել է ՎCCPD Բանկ 3A
Intel Arria 10 Ինչպես նշել է ՎCCPGM կամ ՎCCIO
III ցիկլոն Ինչպես նշել է ՎCCA կամ ՎCCIO
Ցիկլոն IV Ինչպես նշել է ՎCCIO. Բանկ 9 ցիկլոն IV GX և բանկ 1 ցիկլոն IV E սարքերի համար:
Ցիկլոն Վ Ինչպես նշել է ՎCCPD Բանկ 3A
EPC4, EPC8, EPC16 3.3 Վ
EPCS1, EPCS4, EPCS16, EPCS64, EPCS128 3.3 Վ
EPCS/Q16, EPCS/Q64, EPCS/Q128, EPCQ256, EPCQ512 3.3 Վ
EPCQ-L 1.8 Վ
MAX II, MAX V Ինչպես նշել է ՎCCIO 1 բանկի
Intel MAX 10 Ինչպես նշել է ՎCCIO
Stratix II, Stratix II GX Ինչպես նշել է ՎCCSEL
Stratix III, Stratix IV Ինչպես նշել է ՎCCPGM կամ ՎCCPD
Stratix V Ինչպես նշել է ՎCCPD Բանկ 3A

Մալուխից տախտակ միացում
Ստանդարտ USB մալուխը միանում է սարքի USB պորտին:

Intel FPGA Ներբեռնման մալուխի II բլոկ դիագրամ 

intel-FPGA-Download-Cable-II-Plug-Connection-4

Intel FPGA Ներբեռնման Cable II Plug Connection 
10-փին իգական խրոցակը միանում է թիրախ սարքը պարունակող տպատախտակի վրա 10-փին արական վերնագրի հետ:

Intel FPGA Ներբեռնման մալուխ II 10-փին իգական խրոցակի չափերը – դյույմ և միլիմետր 

intel-FPGA-Download-Cable-II-Plug-Connection-5

Intel FPGA Ներբեռնման մալուխի II չափը – դյույմ և միլիմետր 

intel-FPGA-Download-Cable-II-Plug-Connection-6 10-Pin II իգական վարդակից ազդանշանի անուններ և ծրագրավորման ռեժիմներ 

Փին Ակտիվ սերիական (AS) ռեժիմ Պասիվ սերիական (PS) ռեժիմ JTAG Ռեժիմ
Ազդանշանի անվանումը Նկարագրություն Ազդանշանի անվանումը Նկարագրություն Ազդանշանի անվանումը Նկարագրություն
1 DCLK Կազմաձևման ժամացույց DCLK Կազմաձևման ժամացույց TCK Փորձարկման ժամացույց
2 GND Ազդանշանային հիմք GND Ազդանշանային հիմք GND Ազդանշանային հիմք
3 CONF_ԿԱՏԱՐՎԱԾ Կազմաձևումը կատարված է CONF_ԿԱՏԱՐՎԱԾ Կազմաձևումը կատարված է TDO Փորձարկման տվյալների ելք
4 VCC (TRGT) Թիրախային էլեկտրամատակարարում VCC (TRGT) Թիրախային էլեկտրամատակարարում VCC (TRGT) Թիրախային էլեկտրամատակարարում
5 nCONFIG Կազմաձևման հսկողություն nCONFIG Կազմաձևման հսկողություն TMS Փորձարկման ռեժիմ Ընտրեք մուտքագրում
6 nCE Թիրախային չիպը միացնել PROC_RST Պրոցեսորի վերականգնում
7 ՏՎՅԱԼՆԵՐ Ակտիվ սերիական տվյալները դուրս են եկել nՍՏԱՏՈՒՍ Կազմաձևման կարգավիճակը
8 nCS Սերիական կազմաձևման սարքի չիպի ընտրություն nCS Սերիական կազմաձևման սարքի չիպի ընտրություն
9 ASDI Ակտիվ սերիական տվյալներ ՏՎՅԱԼՆԵՐ 0 Պասիվ սերիական տվյալներ TDI Փորձարկման տվյալների մուտքագրում
10 GND Ազդանշանային հիմք GND Ազդանշանային հիմք GND Ազդանշանային հիմք
Նշում. Օգտագործեք PIN 6 կոշտ պրոցեսորի վերակայման համար J-ի տակTAG ռեժիմ.
Նշում. Ստորև բերված նշումը վերաբերում է միայն Intel Arria 10 և ավելի վաղ SoC սարքերին: PROC_RST-ը չի օգտագործվում Intel Stratix 10 SoC սարքերի համար: ՋTAG ռեժիմում, PROC_RST փին կարող է օգտագործվել HPS բլոկի ջերմ վերականգնում գործարկելու համար, երբ հուշում է ARM DS-5 կարգաբերիչի միջոցով: PROC_RST-ը ակտիվ ցածր ազդանշան է և ոչ բաց կոլեկցիոներ: Որպես այդպիսին, խորհուրդ չի տրվում ուղղակիորեն միացնել PROC_RST-ը HPS_nRST-ին: Փոխարենը դուք պետք է միացնեք այս փին մի երկրորդական սարքի, ինչպիսին է MAX V CPLD-ը, և օգտագործեք սարքը՝ կառավարելու վերակայման ցանցը HPS-ի համար:
Շղթայի տախտակի վերնագրի միացում
10-փին արական վերնագիրը, որը միանում է Intel FPGA Download Cable II-ի 10-փին կին վարդակին, ունի երկու շարք հինգ փին
ԶգուշությունԵթե ​​տպատախտակի վրա վերնագրի միացումը արական անոթ է, այն պետք է ունենա առանցքային կտրվածք: Առանց առանցքային կտրվածքի, 10-փին կին խրոցը չի միանա: Հետևյալ նկարը ցույց է տալիս տիպիկ 10-փին արական վերնագիր՝ առանցքային կտրվածքով:
10-փին արական գլխի չափսեր – դյույմ և միլիմետր 
intel-FPGA-Download-Cable-II-Plug-Connection-7
Թեև մալուխի համար կարող է օգտագործվել 10-փինով մակերևութային ամրացման վերնագիր, Intel-ը խորհուրդ է տալիս օգտագործել անցքի միակցիչ: Անցող միակցիչները ավելի լավ են պահում կրկնվող տեղադրման և հեռացման տակ:
Գործառնական պայմաններ 
Հետևյալ աղյուսակները ամփոփում են Intel FPGA Ներբեռնման մալուխ II-ի առավելագույն գնահատականները, առաջարկվող աշխատանքային պայմանները և DC աշխատանքային պայմանները:
Intel FPGA Ներբեռնեք Cable II-ի բացարձակ առավելագույն գնահատականները
Խորհրդանիշ Պարամետր Պայմաններ Min Մաքս Միավոր
VCC (TRGT) Թիրախային մատակարարման ծավալtage Ինչ վերաբերում է հողին – 0.5 6.5 V
VCC (USB) USB մատակարարման հատtage Ինչ վերաբերում է հողին – 0.5 6.0 V
շարունակել… 
Խորհրդանիշ Պարամետր Պայմաններ Min Մաքս Միավոր
II Թիրախային կողմի մուտքային հոսանքը Պինդ 7 – 100.0 100.0 mA
II (USB) USB մատակարարման հոսանք V-BUS 200.0 mA
Io Թիրախային կողմի ելքային հոսանքը Կապում ՝ 1, 5, 6, 8, 9 – 50.0 50.0 mA

Intel FPGA Ներբեռնել Cable II Առաջարկվող աշխատանքային պայմանները 

Խորհրդանիշ Պարամետր Պայմաններ Min Մաքս Միավոր
VCC (TRGT) Թիրախային մատակարարման ծավալtage, 5.0-V գործողություն 4.75 5.25 V
Թիրախային մատակարարման ծավալtage, 3.3-V գործողություն 3.0 3.6 V
Թիրախային մատակարարման ծավալtage, 2.5-V գործողություն 2.375 2.625 V
Թիրախային մատակարարման ծավալtage, 1.8-V գործողություն 1.71 1.89 V
Թիրախային մատակարարման ծավալtage, 1.5-V գործողություն 1.43 1.57 V

Intel FPGA Ներբեռնել Cable II DC գործառնական պայմանները 

Խորհրդանիշ Պարամետր Պայմաններ Min Մաքս Միավոր
ՎԻՀ Բարձր մակարդակի մուտքագրման ծավալtage VCC(TRGT) >= 2.0 Վ 0.7 x VCC (TRGT) V
Բարձր մակարդակի մուտքագրման ծավալtage VCC(TRGT) < 2.0 Վ 0.65 x VCC (TRGT) V
ՎԻԼ Ցածր մակարդակի մուտքագրման ծավալtage VCC(TRGT) >= 2.0 Վ 0.3 x VCC (TRG

T)

V
Ցածր մակարդակի մուտքագրման ծավալtage VCC(TRGT) >= 2.0 Վ 0.2 x VCC (TRG

T)

V
VOH 5.0-V բարձր մակարդակի ելքային ծավալtage VCC (TRGT) = 4.5 Վ, ԻOH = -32 մԱ 3.8 V
3.3-V բարձր մակարդակի ելքային ծավալtage VCC (TRGT) = 3.0 Վ, ԻOH = -24 մԱ 2.4 V
2.5-V բարձր մակարդակի ելքային ծավալtage VCC (TRGT) = 2.3 Վ, ԻOH = -12 մԱ 1.9 V
1.8-V բարձր մակարդակի ելքային ծավալtage VCC (TRGT) = 1.65 Վ, ԻOH = -8 մԱ 1.2 V
1.5-V բարձր մակարդակի ելքային ծավալtage VCC (TRGT) = 1.4 Վ, ԻOH = -6 մԱ 1.0 V
VOL 5.0-V ցածր մակարդակի ելքային ծավալtage VCC (TRGT) = 4.5 Վ, ԻOL = 32 մԱ 0.55 V
3.3-V ցածր մակարդակի ելքային ծավալtage VCC (TRGT) = 3.0 Վ, ԻOL = 24 մԱ 0.55 V
2.5-V ցածր մակարդակի ելքային ծավալtage VCC (TRGT) = 2.3 Վ, ԻOL = 12 մԱ 0.3 V
1.8-V ցածր մակարդակի ելքային ծավալtage VCC (TRGT) = 1.65 Վ, ԻOL = 8 մԱ 0.45 V
1.5-V ցածր մակարդակի ելքային ծավալtage VCC (TRGT) = 1.4 Վ, ԻOL = 6 մԱ 0.3 V
ICC (TRGT) Գործող հոսանք (առանց բեռի) VCC(TRGT)=5.5 Վ 316 uA

JTAG Ժամկետային սահմանափակումներ և ալիքի ձևեր

Ժամկետային ալիքի ձև JTAG Ազդանշաններ (Թիրախային սարքի տեսանկյունից) 

intel-FPGA-Download-Cable-II-Plug-Connection-8

Intel FPGA Ներբեռնման մալուխը II առավելագույն հզորությամբ (24 ՄՀց) օգտագործելու համար բավարարեք թիրախային սարքի համար ստորև բերված ներդիրում նշված ժամանակային սահմանափակումները: Ժամկետային սահմանափակումները պահանջում են, որ դուք հաշվի առնեք սարքի բնութագրերը, ինչպես նաև հետագծման տարածման հետաձգումները: Եթե ​​դուք չեք հետևում առաջարկվող սահմանափակումներին, կարող եք բախվել ժամանակի հետ կապված խնդիրների հետ 24 ՄՀց հաճախականությամբ: Եթե ​​թիրախային դիզայնը չի կարող բավարարել այս սահմանափակումները, նվազեցրեք ժամանակի խնդիրների հավանականությունը՝ դանդաղեցնելով TCK հաճախականությունը: Տե՛ս «Փոխել TCK հաճախականությունը» բաժինը՝ ներբեռնման մալուխը ավելի դանդաղ արագությամբ գործարկելու հրահանգների համար:

JTAG Ժամանակի սահմանափակումներ թիրախային սարքի համար 

Խորհրդանիշ Պարամետր Min Մաքս Միավոր
tJCP TCK ժամացույցի ժամանակաշրջան 41.67 ns
tJCH TCK ժամացույցի բարձր ժամանակ 20.83 ns
tJCL TCK ժամացույցի ցածր ժամանակը 20.83 ns
tJPCO JTAG նավահանգստի ժամացույցը դեպի JTAG Վերնագրի ելք 5.46 (2.5 Վ)

2.66 (1.5 Վ)

ns
շարունակել… 
Խորհրդանիշ Պարամետր Min Մաքս Միավոր
tJPSU_TDI JTAG պորտի տեղադրման ժամանակը (TDI) 24.42 ns
tJPSU_TMS JTAG պորտի տեղադրման ժամանակը (TMS) 26.43 ns
tJPH JTAG նավահանգիստ պահելու ժամանակը 17.25 ns

Մոդելավորված ժամանակացույցը հիմնված է դանդաղ ժամանակի մոդելի վրա, որը վատագույն սցենարի միջավայր է: Սարքի համար հատուկ ՋTAG ժամանակի մասին տեղեկությունները, տես համապատասխան սարքի տվյալների թերթիկը:

Intel FPGA Ներբեռնման Cable II Ժամկետային սահմանափակումներ 

intel-FPGA-Download-Cable-II-Plug-Connection-9

Եթե ​​դուք չեք կարող բավարարել 24 ՄՀց, դուք պետք է իջեցնեք հաճախականությունները մինչև 16-6 ՄՀց: Ստորև բերված է որոշ նախկինampTCK առավելագույն հաճախականությունը 6 ՄՀց սահմանելու համար.
Առնչվող տեղեկատվություն
  • TCK հաճախականությունը փոխելը 14-րդ էջում
  • Փաստաթղթեր. Տվյալների թերթիկներ

TCK հաճախականության փոփոխություն 
Intel FPGA Download Cable II-ն ունի 24 ՄՀց կանխադրված TCK հաճախականություն: Այն դեպքում, երբ ազդանշանի ամբողջականությունը և ժամանակացույցը խանգարում են աշխատել 24 ՄՀց հաճախականությամբ, փոխեք ներբեռնման մալուխի TCK հաճախականությունը.

  1. Բացեք հրամանի տողի միջերեսը Intel Quartus Prime bin գրացուցակով ձեր ճանապարհին (օրինակample, C:\ \ \quartus\bin64).
  2. TCK հաճախականությունը փոխելու համար մուտքագրեք հետևյալ հրամանը.
    1. ներբեռնման մալուխն է, որը պետք է փոփոխվի:
    2. ցանկալի TCK հաճախականությունն է: Օգտագործեք հետևյալ աջակցվող գները.
    3. 4 ՄՀց
    4. 16 ՄՀց
    5. 6 ՄՀց
    6. 24/n ՄՀց (10 ԿՀց-ի և 6 ՄՀց-ի միջև, որտեղ n-ը ներկայացնում է ամբողջ արժեքի թիվ)
    7. հաճախականության միավորի նախածանցն է (օրինակ՝ M ՄՀց-ի համար):

TCK հաճախականության ավտոմատ կարգավորում Intel FPGA ներբեռնման մալուխ II-ի համար

TCK Frequency Auto-Adjust-ը նոր հատկություն է, որը ներդրվել է Intel Quartus Prime 19.1 Pro թողարկման մեջ Intel FPGA Download Cable II-ի համար: Այս հատկությունը ապահովում է հարմարավետություն և կանխում է TCK հաճախականության սխալ կարգավորումը, որը կարող է հանգեցնել սարքի ավելի դանդաղ խափանումների J-ի ժամանակ:TAG շահագործման. Ավտոմատ կարգավորման գործառույթը միացված է որպես լռելյայն: Ավտոմատ կարգավորման գործառույթն անջատելու համար կարող եք օգտագործել հրամանի տողի միջերեսը կամ Ծրագրավորողի միջերեսային միջերեսը: Գործառույթի կարգավիճակը վերականգնվում է լռելյայն (միացված), երբ մալուխը նորից միացված է կամ JTAG սերվերը վերագործարկված է: Ավտոմատ կարգավորման գործառույթը միշտ կիրառում է օպտիմալ հաճախականություն, որը կարող է աջակցել ընթացիկ J-ինTAG շղթա՝ հիմնված BYPASS թեստերի վրա: Եթե ​​դուք նշել եք TCK հաճախականություն, ավտոմատ կարգավորելու հատկությունը դադարում է նշված TCK հաճախականության վրա՝ պայմանով, որ BYPASS թեստերն անցնում են հաճախականությամբ: Հակառակ դեպքում, ավտոմատ կարգավորելու գործառույթը կշարունակվի և կդադարի ավելի ցածր հաճախականությամբ, որն անցնում են BYPASS թեստերը: Այս նոր գործառույթը կիրառելի է միայն այն դեպքում, երբ և՛ Intel Quartus Prime, և՛ JTAG սերվերը գտնվում է 19.1 տարբերակում: Եթե ​​դուք օգտագործում եք Intel Quartus Prime 19.1 ավելի հին JTAG սերվեր (մինչև 19.1 տարբերակը), ավտոմատ կարգավորելու գործառույթը հասանելի չէ:

Նշում. TCK հաճախականության ավտոմատ կարգավորումը նախագծված է կոշտ J-ի հիման վրաTAG սկան շղթա. Վիրտուալ ՋTAG սկան շղթան, TCK հաճախականությունը ավտոմատ կարգավորելուց հետո կարող է օգտագործողից պահանջել հետագա ճշգրտում հաջող Ջ-ի համարTAG շահագործման.

Ծրագրավորողի ինտերֆեյս
Ծրագրավորողի «Hardware Setup» երկխոսության վանդակում ավելացվում է վանդակ՝ հաճախականության ճշգրտման գործառույթը միացնելու/անջատելու համար: Նշման վանդակը միացված է, երբ հասանելի է հաճախականության ավտոմատ ճշգրտման գործառույթը: Հակառակ դեպքում այն ​​մոխրագույն է: Եթե ​​հաճախականության ավտոմատ ճշգրտման գործառույթը միացված է, ապա ծրագրավորողի միջերեսային միջերեսի հաղորդագրության տուփի տակ կցուցադրվի նոր ճշգրտված TCK հաճախականության արժեքը:

Ծրագրավորողի ինտերֆեյս (Sardware Settings → Hardware Settings Tab) 

intel-FPGA-Download-Cable-II-Plug-Connection-10

Լրացուցիչ տեղեկություններ

Windows-ի անսարքությունների վերացման ընթացակարգ Intel FPGA Ներբեռնման մալուխ II-ի համար Intel Quartus Prime ծրագրաշարի Windows տարբերակում դուք կարող եք հանդիպել, որ Intel FPGA Ներբեռնման մալուխ II-ը երբեմն կարող է լավ չաշխատել. չնայած ֆիզիկական կապերում դուք կարող եք որևէ խնդիր չնկատել: Շատ դեպքերում դա պայմանավորված է.
  • Windows-ի սխալ կարգավորումներ կամ ինչ-որ անհայտ խնդիր Intel FPGA Download Cable II վարորդի հետ
  • տարբերակը ՋTAG- հարակից ծրագրեր, ինչպիսիք են Jtagconfig կամ Jtagserver-ը չի համապատասխանում Intel Quartus Prime ծրագրաշարի տարբերակին
  • Intel FPGA Download Cable II-ի վարորդի տարբերակը հին է, պատշաճ չէ կամ կոռումպացված է
Անսարքությունների վերացման քայլերը թվարկված են հետևյալ բաժիններում:
Jtagconfig Տարբերակի կարգավորում (Intel Quartus Prime ծրագրաշարի արմատային գրացուցակի կարգավորում) 
  1. Բացեք Windows OS-ի հրամանի տողը
  2. Կատարեք հետևյալ հրամանը.
  3. Եթե ​​հաղորդագրության տարբերակը չի համապատասխանում ձեր օգտագործած Intel Quartus Prime տարբերակին, դուք պետք է փոփոխեք օգտվողի համակարգի փոփոխականները ձեր Windows հաշվի կամ համակարգի փոփոխականների համար:
Ավտոմատ կարգավորում 
  1. Գնալ դեպի \quartus\bin64 Intel Quartus Prime-ի համար: Գնալ դեպի \qծրագրավորող\bin64 կամ \qprogrammer\quartus\bin64 Intel Quartus Prime Programmer գործիքի համար:
  2. Կատարեք հետևյալ հրամանը՝ qreg.exe –force –jtag – setqdir
  3. Intel-ը խորհուրդ է տալիս ստուգել շրջակա միջավայրի փոփոխականները՝ օգտագործելով ստորև բերված բաժնում բացատրված ձեռքով կարգավորումների ընթացակարգը:

Ձեռնարկի կարգավորում 

  1. Բացեք «Շրջակա միջավայրի փոփոխականների» պատուհանը Windows OS Windows-ի Կարգավորումներ > Մուտքագրեք «Environment» որոնման տարածքում > Ընտրեք Խմբագրել համակարգի միջավայրի փոփոխականները:
  2. Ստուգեք՝ արդյոք Path փոփոխականն ունի %QUARTUS_ROOTDIR%\bin64 Համակարգի փոփոխականներում կամ Օգտվողի փոփոխականներ ձեր հաշվի համար: Եթե ​​չկա, ավելացրեք %QUARTUS_ROOTDIR%\bin64
  3. Ստուգեք, արդյոք QUARTUS_ROOTDIR փոփոխականը ճիշտ ուղու վրա է, որ bin64 թղթապանակը գտնում է Intel Quartus Prime-ի տեղեկատուը. \quartus տեղեկատու Intel Quartus Prime Programmer գործիքի համար. < Quartus Prime Programmer install folder>\qprogrammer կամ < Quartus Prime Programmer install directory>\qprogrammer\quartus
  4. Եթե ​​նկատում եք այս փոփոխականները և՛ համակարգի փոփոխականներում, և՛ ձեր հաշվի համար օգտագործողի փոփոխականներում, Intel-ը խորհուրդ է տալիս ջնջել դրանցից մեկը:
  5. Վերագործարկեք ձեր համակարգիչը և ստուգեք j-ի տարբերակըtagկոնֆիգուրացիա՝ օգտագործելով 1-ին և 2-րդ քայլերը

Jtagserver Setting

  1. Բացեք Windows OS հրամանի տողը
  2. Կատարեք հետևյալ հրամանը՝ jtagconfig –serverinfo Նախկինampելքային հաղորդագրությունը տեղադրված է JTAG սերվերն է \quartus \bin64\jtagserver.exe' Ծառայության մենեջերի հաշվետվությունների սերվերը աշխատում է Սերվերի հաշվետվությունների ուղին. \quartus \bin64\jtagserver.exe Սերվերը հաղորդում է տարբերակը. Տարբերակ 18.1.1 Build 646 04/11/2019 SJ Standard Edition Remote հաճախորդներն անջատված են (առանց գաղտնաբառի)
  3. Սահմանեք շրջակա միջավայրի փոփոխականները ճիշտ՝ հետևելով j-ում նկարագրված քայլերինtagկազմաձևման տարբերակի կարգավորումը վերը նշված բաժիններում:
  4. Կատարեք հետևյալ հրամանները
  5. Վերագործարկեք ձեր համակարգիչը

Տեղադրեք/վերատեղադրեք Intel FPGA Ներբեռնման Cable II վարորդը 

  1. Միացրեք ձեր Intel FPGA Ներբեռնման մալուխը կամ Intel FPGA Ներբեռնման մալուխը II
  2. Բացեք «Սարքի կառավարիչ» պատուհանը Windows OS Windows-ի Կարգավորումներ > Մուտքագրեք «Սարքի կառավարիչ» որոնման տարածքում > Ընտրեք Սարքի կառավարիչ:
  3. Գտեք Intel FPGA Ներբեռնման մալուխ II J-ի տակTAG մալուխներ կամ Intel FPGA Ներբեռնեք մալուխը Ունիվերսալ սերիական ավտոբուսի կարգավորիչների տակ
  4. Ընտրեք Intel FPGA Download Cable կամ Intel FPGA Download Cable II
  5. Աջ սեղմեք և ընտրեք Տեղահանել սարքը համատեքստի ընտրացանկից
  6. Միացնել Ջնջել այս սարքի վարորդական ծրագիրը և սեղմել Տեղահանել
  7. Եթե ​​տեսնում եք մեկ այլ Intel FPGA Download Cable կամ Intel FPGA Download Cable II, ապատեղադրեք այն նույնպես
  8. Վերատեղադրեք դրայվերները՝ հետևելով Windows-ի անսարքությունների վերացման ընթացակարգին բաժինի քայլերին, Intel FPGA-ի համար Ներբեռնեք Cable II-ը էջ 18

Անսարքությունների վերացման կարգ՝ «Առանց սարքի» ապարատը սկանավորելիս սխալի դեպքում
Դուք կարող եք տեսնել այս սխալը համակարգչին մի քանի ներբեռնման մալուխներ միացնելիս և j-ն գործարկելիսtagկազմաձևման հրաման: Սարքավորումը սկանավորելիս սխալ – Սարքեր չկան USB սարքերը միացնելուց հետո ձեր համակարգչից որոշակի սահմանափակ ժամանակ է պահանջվում՝ ավարտելու USB սարքի թվարկումը: Որքան շատ USB սարքեր են միացված, այնքան ավելի շատ ժամանակ է պահանջվում USB սարքի թվարկման համար: Վերոնշյալ սխալը տեղի է ունենում, երբ jtagconfig հրամանը կատարվում է նախքան ձեր համակարգիչը կավարտի USB սարքի թվարկումը՝ ճանաչելու բոլոր ներբեռնման միացված մալուխները: Սխալը կարծես թե առաջանում է միայն այն դեպքում, երբ jtagconfig հրամանը կատարվում է անմիջապես մի քանի ներբեռնման մալուխների միացումից հետո

Անսարքությունների վերացման կարգը
Դուք պետք է որոշ ժամանակ սպասեք, մինչև ձեր համակարգիչը ավարտի USB սարքի թվարկումը՝ Intel FPGA Download Cable II-ի միացումից հետո: Դուք կարող եք օգտագործել Device Manager-ը Windows-ում կամ lsusb հրամանը Linux-ում՝ ստուգելու համար, թե արդյոք ձեր Intel FPGA Download Cable II-ը ճանաչված է ձեր համակարգչում: Windows-ի համար՝ բացեք Device Manager-ը և ստուգեք, արդյոք Intel FPGA Download Cable II (JTAG ինտերֆեյս) ՋTAG մալուխներ կամ Intel FPGA Ներբեռնման մալուխը Universal Serial Bus վերահսկիչի տակ նշված է: Linux-ի համար՝ բացեք հրամանի վահանակ, մուտքագրեք lsusb և ստուգեք, թե արդյոք 09fb:6001, 09fb:6002, 09fb:6003, 09fb:6010 կամ 09fb:6810 ID-ով սարքը նշված է:

Հավաստագրման հայտարարություններ

RoHS համապատասխանություն
Ստորև բերված աղյուսակում թվարկված են վտանգավոր նյութերը, որոնք ներառված են Intel FPGA Ներբեռնման մալուխ II-ում: 0 արժեքը ցույց է տալիս, որ վտանգավոր նյութի կոնցենտրացիան բոլոր միատարր նյութերում մասերում ցածր է SJ/T11363-2006 ստանդարտով սահմանված համապատասխան շեմից:

Վտանգավոր նյութեր և համակենտրոնացում 

Մասի անվանումը Կապար (Pb) Կադմիում (CD) Վեցավելենտ քրոմ (Cr6+) Սնդիկ (Hg) Պոլիբրոմինատ դ բիֆենիլներ (PBB) Պոլիբրոմինատ դ դիֆենիլ Եթերներ (PBDE)
Էլեկտրոնային բաղադրիչներ 0 0 0 0 0 0
Բնակեցված շրջանի խորհուրդը 0 0 0 0 0 0
Արտադրական գործընթաց 0 0 0 0 0 0
Փաթեթավորում 0 0 0 0 0 0

USB 2.0 սերտիֆիկացում
Այս ապրանքը ունի USB 2.0 սերտիֆիկացում:

CE EMI Համապատասխանության զգուշություն
Այս ապրանքը մատակարարվում է 2004/108/EC հրահանգով սահմանված համապատասխան ստանդարտներին համապատասխան: Ծրագրավորվող տրամաբանական սարքերի բնույթի պատճառով այս արտադրանքի օգտագործողի համար հնարավոր է փոփոխել այն այնպես, որ առաջացնի էլեկտրամագնիսական միջամտություն (EMI), որը գերազանցում է այս սարքավորման համար սահմանված սահմանները: Առաքված նյութի փոփոխությունների արդյունքում առաջացած ցանկացած EMI բացառապես օգտատիրոջ պատասխանատվությունն է: A. Լրացուցիչ տեղեկություններ 683719 | 2019.10.23 Intel

Վերանայման պատմություն

Intel FPGA-ի վերանայման պատմությունը Ներբեռնման Cable II Օգտագործողի ուղեցույց 

Փաստաթղթի տարբերակը Փոփոխություններ
2019.10.23 Ավելացրել են հետևյալ բաժինները.

•    Windows-ի անսարքությունների վերացման կարգ Intel FPGA Ներբեռնման մալուխ II-ի համար 18-րդ էջում

•    Սարքավորումը սկանավորելիս սխալի վերացման կարգը – Սարքեր չկան 20-րդ էջում

2019.04.01 Ավելացվեց նոր գլուխ TCK հաճախականության ավտոմատ կարգավորում Intel FPGA ներբեռնման մալուխ II-ի համար
2018.04.19 Թարմացվել է 10-Pin իգական Plug ազդանշանի անուններ և ծրագրավորման ռեժիմներ 10-րդ էջում

Intel FPGA-ի վերանայման պատմությունը Ներբեռնման Cable II Օգտագործողի ուղեցույց 

Ամսաթիվ Տարբերակ Փոփոխություններ
2016 թվականի հոկտեմբեր 2016.10.28 USB-Blaster II անունը փոխվել է Intel FPGA Download Cable II-ի:
2015 թվականի դեկտեմբեր 2015.12.11 Թարմացված բաժիններ.

• Աջակցվող սարքեր և համակարգեր

• USB-Blaster II սարքաշարի կարգավորում Quartus II ծրագրաշարով

• Հատtagե Պահանջներ

• 10-Pin իգական Plug ազդանշանի անուններ և ծրագրավորման ռեժիմներ

2014 թվականի սեպտեմբեր 1.2 • Ավելացվեց, որ USB-II ներբեռնման մալուխն աջակցում է Advanced Encryption Standard (AES) բանալիների և ապահովիչների ծրագրավորումը:

• Նկար 1-1-ին ավելացվել է մանուշակագույն լուսադիոդային գույն, որն աջակցում է բազմաթիվ մալուխների օգտագործմանը:

• Հստակեցրեց խաչաձև հղումը, որը մատնանշում է սարքին հատուկ JTAG ժամանակի մասին տեղեկատվություն:

հունիսի 2014թ 1.1 • Ավելացվել է LED գունավոր աղյուսակ 1-1-ում:

• Ավելացվել է «ՋTAG Ժամկետային սահմանափակումներ և ալիքային ձևեր» բաժինը:

• Ավելացվեց «Փոխելով TCK հաճախականությունը» բաժինը:

2014 թվականի հունվար 1.0 Նախնական թողարկում.
Intel կորպորացիա. Բոլոր իրավունքները պաշտպանված են. Intel-ը, Intel-ի պատկերանշանը և Intel այլ նշանները Intel Corporation-ի կամ նրա դուստր ձեռնարկությունների ապրանքանիշերն են: Intel-ը երաշխավորում է իր FPGA-ի և կիսահաղորդչային արտադրանքների կատարումը ընթացիկ բնութագրերի համաձայն՝ համաձայն Intel-ի ստանդարտ երաշխիքի, սակայն իրեն իրավունք է վերապահում փոփոխություններ կատարել ցանկացած ապրանքի և ծառայությունների մեջ ցանկացած պահի առանց նախազգուշացման: Intel-ը չի ստանձնում ոչ մի պատասխանատվություն կամ պատասխանատվություն, որը բխում է սույն հոդվածում նկարագրված որևէ տեղեկատվության, արտադրանքի կամ ծառայության կիրառումից կամ օգտագործումից, բացառությամբ այն դեպքերի, որոնց մասին հստակ գրավոր համաձայնեցված է Intel-ի կողմից: Intel-ի հաճախորդներին խորհուրդ է տրվում ձեռք բերել սարքի տեխնիկական բնութագրերի վերջին տարբերակը՝ նախքան որևէ հրապարակված տեղեկատվության վրա հիմնվելը և ապրանքների կամ ծառայությունների պատվերներ կատարելը: *Այլ անուններ և ապրանքանիշեր կարող են պահանջվել որպես ուրիշների սեփականություն:

Փաստաթղթեր / ռեսուրսներ

intel FPGA Ներբեռնել Cable II Plug Connection [pdf] Օգտագործողի ուղեցույց
FPGA Ներբեռնեք Cable II Plug Connection, Cable II Plug Connection, Plug Connection

Հղումներ

Թողնել մեկնաբանություն

Ձեր էլփոստի հասցեն չի հրապարակվի: Պարտադիր դաշտերը նշված են *